banner

Blog

Jun 29, 2023

Ventana Veyron V1 RISC

All'Hot Chips 2023, Ventana Micro, una startup di CPU RISC-V, ha mostrato il suo nuovo data center Veyron V1. Il Ventana Veyron V1 guarda alla nuova era delle CPU RISC-V per il data center. Sebbene questo riguardi il prodotto V1, a quanto pare l'azienda ha già V2 funzionante.

Poiché queste vengono eseguite in diretta dall'auditorium, vi preghiamo di scusare gli errori di battitura. Hot Chips ha un ritmo pazzesco.

Ventana ha un divertente scivolo bersaglio per la Veyron V1. Potrebbe essere meglio descritto come “ovunque possiamo trovare domanda”.

L'idea è che Ventana Micro abbia un core CPU RISC-V, fino a 16 core per chiplet, quindi li combini con un hub I/O che abbia cose come controller di memoria DDR e PCIe. Ventana afferma che può scalare Veyron V1 fino a 192 core ma può anche integrare acceleratori specifici del dominio.

Ecco le specifiche chiave inclusi core, cache e altro sul chip. Ventana afferma che Veyron V1 avrà il supporto per cose come la virtualizzazione e misure che la renderanno più resistente agli attacchi del canale laterale.

Dal punto di vista del supporto, qualcosa che ci ha sorpreso è che l'azienda sta già discutendo di virtualizzazione annidata. I chip Arm Neoverse N1 che abbiamo visto non supportavano nemmeno la virtualizzazione nidificata.

Ecco qualcosa in più sulla microarchitettura principale. Non possiamo trascriverlo con la stessa rapidità con cui mostriamo la diapositiva.

Ecco qualcosa in più su questo.

Ecco la pipeline in un grafico molto difficile da leggere.

Ecco la diapositiva di previsione, recupero e decodifica:

Ecco i dettagli del carico/negozio:

A partire dalla dimensione del cluster di processori, ogni cluster da 16 core ha fino a 48 MB di cache L3.

Sarebbe stato davvero interessante se l'azienda avesse incluso UCIe qui solo per dire che è una delle prime CPU UCIe e si è appoggiata ai chiplet.

In termini di prestazioni, Ventana punta a quelle che ora sono le prestazioni della generazione precedente con il Veyron a 128 core. I numeri per CPU come AMD EPYC Bergamo sono molto più alti (>2x) rispetto a Milano. La società ha affermato che V2 non è in produzione mentre Bergamo è già generalmente disponibile.

In un mercato per RISC-V, Ventana non deve essere più veloce di AMD e Intel a questo punto. Deve solo essere non x86, non Arm e essere RISC-V. La gente sta guardando RISC-V specificamente come sostituto di Arm nei futuri progetti di CPU e xPU.

Ventana dispone anche di un'implementazione Veyron V1 di riferimento che può essere utilizzata per TSMC 5 nm.

RISC-V è la tecnologia da tenere d'occhio nello spazio alternativo x86. Arm è già grande, ma mentre lavora per rinnovare la propria attività, RISC-V ha l'opportunità di rivoluzionare sfruttando molto del lavoro svolto da Arm. Nel 2016, quando abbiamo recensito Cavium ThunderX, le CPU dei server Arm erano molto approssimative. Da allora, c’è stato molto lavoro per passare da una singola base di codice e infrastruttura di architettura x86 a un mondo di architetture multiple per x86 e Arm. Gran parte di questo lavoro viene sfruttato da RISC-V per aumentare la velocità del mercato. Sembra anche che il design del die I/O sfrutti le lezioni apprese da AMD, che si sono rivelate efficaci.

Speriamo di poter provare presto il vero hardware Veyron V1.

CONDIVIDERE